| Данные последовательной идентификации | |||
| 131, 130 | SA1, SA0 | I CMOS | Адрес последовательной идентификации |
| 43, 44, 127, 128 | VT | Питание терминаторов (1,4 В) |
PQx. Память организована в виде двух двухбайтных слов с возможностью побайтного обращения и предназначена для двух- и четырехбайтных применений. Информация об объеме, организации, адресации, быстродействии и регенерации передается через семь линий параллельной идентификации:
♦ PD7 — регенерация: 1=стандартная, 0=расширенная или саморегенерация;
♦ PD6, PD5 — время доступа: 00=50 нс, 10=70 нс, 11=60 нс;
♦ PD[4:1] — организация.
Рис. 7.15. Модули SO DIMM-72 pin
Таблица 7.18. Организация информационных и управляющих сигналов модулей SO DIMM-72
| Линии CAS# | CAS0# | CAS1# | CAS2# | CAS3# |
|---|---|---|---|---|
| Биты данных и паритета | DQ[0:7], PQ8 | DQ[9:15], PQ17 | DQ[18:25], PQ26 | DQ[27:34], PQ35 |
| Выбор банка 0 | RAS0# | RAS2# | ||
| Выбор банка 1 | RAS1# | RAS3# |
Таблица 7.19 Назначение выводов SO DIMM-72 pin
| Контакт | Цепь | Контакт | Цепь |
|---|---|---|---|
| 1 | VSS | 2 | DQ0 |
| 3 | DQ1 | 4 | DQ2 |
| 5 | DQ3 | 6 | DQ4 |
| 7 | DQ5 | 8 | DQ6 |
| 9 | DQ7 |
